## Описание:

IP - ядро Adc\_ad9643 предназначено для конвертации данных от АЦП AD9643-250 из Double Data Rate формата в формат Single Data Rate с последующим применением протокола AXI-Stream. Функции управления ядром осуществляются через интерфейс AXI-Lite.

## Структурная схема ядра:

Структурная схема ядра показана на рисунке 1.



Рис.1 – Структурная схема IP-ядра Adc\_ad9643

# Описание модулей ядра:

Данное ядро состоит из следующих модулей:

• LVDS\_interface

Модуль LVDS\_interface состоит из дифференциальных буферов, которые преобразуют данные, поступающие с АЦП (клок, сигнал переполнения АЦП, и собственно, сами данные) из формата LVDS.

Временная диаграмма модуля представлена на рисунке 2.



Рисунок 2. Временная диаграмма модуля LVDS interface

AXI\_lite

Модуль AXI\_lite - IP-ядро, которое предоставляет компания Xilinx. В данном ядре присутствуют 4 регистра, два из которых задействованы.

| Адрес<br>регистра | Описание                                                                                                                   | Функция | Значение по умолчанию |
|-------------------|----------------------------------------------------------------------------------------------------------------------------|---------|-----------------------|
| 0x0               | Младший бит (LSB) включает IDDR регистры. Т.е начинается передача данных.  0x1 — выключение модуля  0x0 — включение модуля | Запись  | 0x0                   |
| 0x4               | Два младших бита показывают переполнение АЦП.                                                                              | Чтение  | 0x0                   |

Временная диаграмма модуля представлена на рисунке 3.



Рисунок 3. Временная диаграмма модуля AXI\_lite

На диаграмме показан процесс записи в регистр 0x0. При записи значения 0x89ABCDE1 сигнал валидности перестает формироваться. Регистр slv\_reg1(0x4) принимает значения 0x1 и 0x2 там самым показывает в каком канале произошло переполнение и удерживает данное событие до момента чтения, после которого регистр принимает значение 0x0.

#### AXI\_stream

Модуль AXI\_stream состоит из DDR-регистров. Данные регистры преобразуют данные из формата Double Data Rate в формат Single Data Rate с задержкой в 2 такта. Данный модуль реализует неполный функционал протокола AXI-Stream (m\_axis\_tvalid, m\_axis\_tdata). Так же модуль имеет порт adc\_data\_rdy, который показывает состоянии АЦП, возникло ли на входе переполнение или нет. Так же видно реакцию модуля на внешние сигналы а именно m\_axi\_tready, adc\_or\_in, где сигнал m\_axi\_tvalid не зависит от их состояния и управляется пользователем, а данные защелкиваются.

Временная диаграмма модуля представлена на рисунке 4.



Рисунок 4. Временная диаграмма модуля AXI\_stream

Dat\_delay

## Описание тестового окружения:

Для верификации ядра adc\_ad9643 применялись IP-ядра AXI-stream VIP, AXI-lite VIP. С помощью функций AXI4LITE\_WRITE\_BURST был произведен процесс записи в регистр slv\_reg0(0x0) числа 0x01234560 — включение модуля AXI\_stream, а затем процесс записи числа 0x89ABCDE1 — остановка принимаемых данных от АЦП. Данный цикл повторялся 3 раза для проверки корректности формирования сигналов valid для каналов А и Б.

Временная диаграмма тестбенча представлена на рисунке 5.



Рисунок 5. Временная диаграмма модуля